# ELO212: Laboratorio de Sistemas Digitales Actividades Introductorias

6, 7, 9 de abril de 2021

Las siguientes actividades están orientadas a que, a partir de investigación independiente y discusión con sus compañer@s de grupo, se vayan familiarizando con las primitivas y procesos fundamentales de diseño y análisis de circuitos digitales. Muchos de Uds. probablemente no han visto varias de las cosas mencionadas en esta guía en cursos previos y muchas cosas (o todas) pueden resultar nuevas. En el contexto de esta actividad, esto es completamente intencional, y el objetivo es que aprendan a buscar y procesar información sobre tópicos que puede que aún no dominen, y aplicarla para la resolución de problemas discutiendo con los demás integrantes de su grupo. Con este fin, se han dejado también intencionalmente ambiguas algunas indicaciones, con el fin de que puedan discutir, analizar, y tomar decisiones.

Al completar estas actividades, se espera que entiendan el funcionamiento de las compuertas fundamentales de diseño lógico, puedan dibujar e interpretar un esquemático basado en estas compuertas, entiendan el concepto de un diagrama temporal, y manejen la nomenclatura de bloques lógicos más avanzados que usaremos más adelante en el curso.

El nivel que se espera es de entendimiento básico para poder seguir el proceso de descripción e implementación de un circuito sencillo, además de adquirir el lenguaje técnico necesario para las primeras sesiones de laboratorio. Todos los tópicos indicados en esta guía se revisan en detalle en cursos asociados y se profundizarán a medida que se vaya haciendo necesario durante el curso.

Al inicio de la siguiente sesión de laboratorio debe integrar un informe simple en formato PDF, de no más de cinco páginas, con respuestas a las actividades planteadas a continuación. Se requiere un informe simple y corto (no es necesario portada, indice, etc.), pero conciso. Notar que simple no es sinónimo de desprolijo. Cuide los aspectos de presentación y escritura.

# 1. Actividades a desarrollar y discutir en grupo.

#### 1.1. Diseño de un circuito digital para un full-adder.

Un full-adder es un circuito que realiza la suma de dos números de 1 bit cada uno. El full-adder tiene tres entradas de 1-bit (correspondientes a los dos operandos de la suma más una entrada de carryin) y dos salidas (correspondiente a la suma de los operandos y al carry-out que se genera al sumar números grandes). Haciendo una analogía con la suma en papel y lápiz, el carry-out corresponde a la reserva que se pasa al dígito siguiente cuando el resultado de la suma de los dígitos en cierta posición sobrepasa el máximo representable en un símbolo de la base numérica correspondiente, mientras que el carry-in corresponde a la reserva que se recibe desde el dígito inmediatamente menos significante



Figura 1: Diagrama temporal de un full-adder.

(sume 791+110 en papel y lápiz e identifique los carry-in y carry-out). La funcionalidad de un full-adder se puede representar por medio de la Tabla 1, donde A y B son los dos bits de entrada a sumar,  $C_{in}$  es el carry-in (reserva que viene de otro bloque), S es el resultado de la suma de A y B, y  $C_{out}$  es la reserva que se genera y puede traspasarse a otro sumador:

Cuadro 1: Tabla de verdad para un full-adder

| A | В | $C_{in}$ | S | C <sub>out</sub> |
|---|---|----------|---|------------------|
| 0 | 0 | 0        | 0 | 0                |
| 0 | 0 | 1        | 1 | 0                |
| 0 | 1 | 0        | 1 | 0                |
| 0 | 1 | 1        | 0 | 1                |
| 1 | 0 | 0        | 1 | 0                |
| 1 | 0 | 1        | 0 | 1                |
| 1 | 1 | 0        | 0 | 1                |
| 1 | 1 | 1        | 1 | 1                |

A partir de la tabla de verdad, diseñe un circuito que implemente un full-adder utilizando solo compuertas NOT, AND, y OR. Muestre el esquemático resultante. No es necesaria una implementación óptima, solo se requiere que cumpla con el funcionamiento.

Si no está familiarizado con alguno de los conceptos antes mencionados, estúdielos y discútalos con los integrantes de su grupo (es parte de la actividad).

# 1.2. Diagrama temporal para un full-adder.

En base al esquemático obtenido en la actividad anterior, complete el diagrama temporal mostrado en la Figura 1 para las señales de entrada dadas, de manera de representar la funcionalidad del circuito diseñado. Compare el diagrama resultante para las salidas con la tabla de verdad.

### 1.3. Extensión a sumador de múltiples bits.

En base a lo aprendido de las actividades anteriores, describa la tabla de verdad de un sumador que permita realizar la suma de dos números de 2-bits (analice bien el número total de salidas y entradas requeridas), y obtenga el esquemático correspondiente utilizando compuertas AND, OR, y NOT. Analice el procedimiento para obtener la tabla de verdad y el esquemático correspondiente para sumadores de 3 y 4 bits. ¿Como escala la complejidad de diseño? ¿Que pasaría si se quiere diseñar un sumador de dos números de 32 bits? ¿Como puede hacer más eficiente el diseño de sumadores de varios bits? Discuta con los integrantes de su grupo.

#### 1.4. The NAND game.

Junto a los integrantes de su grupo, complete al menos los primeros 11 niveles del NAND game: www.nandgame.com. Compare los diseños descritos en el juego con los propuestos por Uds. en las actividades anteriores (estudie el comportamiento de la compuerta XOR). En base a lo realizado, explique brevemente y en palabras simples que principios de diseño se aplican para el diseño de sistemas complejos.

# 1.5. Primitivas lógicas adicionales.

Estudie además las simbologías y comportamiento de los multiplexores (MUX), look-up tables (LUTs), y flip-flops (FFs) tipo D (para este último busque e interprete el datasheet de un chip 7474 como referencia).